Search
CS5CEP

Low Power Processor - Placa de controlo do ISTnanosat

Enquadramento: O Centro Espacial Português, conjugando interesses científicos do IST e da AMRAD, vem potenciar aplicações, quer através do seguimento e exploração terrestre de múltiplos satélites, quer também pelo estudo, construção, lançamento e exploração sub-orbital de sistemas desenvolvidos e produzidos localmente. É neste contexto que começam a ser exploradas novas abordagens, que tem por fim a construção de um satélite educativo (ISTnanosat-1), concorrente a um projecto europeu QB50, capaz de transportar novos desafios e aplicações. O processo de construção dum satélite, mesmo um CubeSat, é uma tarefa simultaneamente complicada e desafiante. Um CubeSat, do tipo que pretendemos lançar, possui vários sistemas que vão desde os transponders ao sistema de alimentação. Um dos sistemas importantes é o do processador de controlo do sistema que, entre outras tarefas, gere alguns dos vários sensores disponíveis.

Objectivos: Pretende-se começar a construir um payload básico de um CubeSat, começando pelo sub-sistema de controlo. Neste projecto, pretende-se que este sub-sistema tenha muito baixo consumo, realizando uma gestão energética eficiente dos periféricos. Um aspecto importante é a característica de tempo-real que, quer o hardware, quer o software de sistema tem de garantir. O payload mínimo será testado, no final do projecto, através do lançamento de um balão que simulará as condições mínimas de operação em voo.

Descrição: Este trabalho implicará:

  1. Análise de requisitos da placa de conrolo.
  2. Estudo da arquitectura das interfaces com outros sub-sistemas;
  3. Desenvolvimento de solução (protótipo);
  4. Testes e demonstração em ambiente real.

Orientação: Rui M. Rocha, Moisés Piedade, Mariano Gonçalves; apoio da AMRAD

© 2015, Instituto Superior Técnico / University of Lisbon. All rights reserved.